کاهش نویز مدار مرجع ولتاژ Bandgap با بهینه سازی PSRR

مجید نعیمی پور1 مصطفی یارقلی2

1) دانشجوی کارشناسی ارشد برق گرایش میکروالکترونیک، دانشگاه سراسری
2) استادیار برق الکترونیک ، دانشگاه سراسری زنجان -

محل انتشار : دومین کنفرانس بین المللی علوم و مهندسی(2icesconf.com)
چکیده :
در این مقاله طراحی یک مدار پیشنهادی مرجع ولتاژBandgap با استفاده از ترانزیستورهای CMOS برای حذف اثر دمایی و منبع تغذیه و کاهش نویز بر روی ولتاژ خروجی ارائه شده است. نحوه عملکرد مدار پیشنهادی بر این اساس است که از آینه¬های جریان کسکود خود بایاس با سوئینگ بالا برای کاهش وابستگی به منبع تغذیه و حذف ولتاژ بایاس استفاده شده است. همچنین از دو ولتاژ بیس¬امیتر به صورت سری برای کاهش اثر عدم تطابق ترانزیستورهای MOSFET، مدار تامین کننده جریان بیس برای مستقل شدن ولتاژ خروجی از پروسه ساخت و خازن بزرگ برای حذف اغتشاشات خارجی و طراحی ابعاد ترانزیستورها برای کاهش نویز خروجی در تحقق آن بکار گرفته شده است. این بهبود منجر به کاهش حساسیت سیستم شده است که در نتیجه PSRR مدار در فرکانس 100هرتز برابر dB 104- بدست آمده است. چگالی نویز خروجی مدار در فرکانس 100هرتز برابر 11.3 nV/ است. ولتاژ خروجی مرجع ولتاژ شکاف باند 235/1 ولت می باشد که در رنج دمایی 40- تا 100 ضریب دمایی ppm/ 30 بدست آمده است. مدار ارائه شده در تکنولوژی 18/0 میکرومتر CMOS با نرم افزار ADS شبیه سازی شده است.
کلمات کلیدی : مراجع ولتاژ Bandgap PSRR Low noise ضریب دمایی کسکود PTAT